作者:李威,张兆浩,吴次南 单位:西安电子科技大学 出版:《电子科技》2016年第05期 页数:4页  (PDF与DOC格式可能不同) PDF编号:PDFDZKK2016050080 DOC编号:DOCDZKK2016050089 下载格式:PDF + Word/doc 文字可复制、可编辑
  • CMOS运放的噪声尤其是低频1/f噪声会随着整体功耗的降低而急剧增加,针对传感器读出电路应用,文中在传统斩波运放的基础上设计了一个低噪声、低功耗的嵌套式斩波运算放大器。基于SMIC0.18μm工艺,通过Spectre仿真工具进行仿真与验证。高频斩波(fchop,high)频率为500 k Hz,低频斩波频率(fchop,low)为2 k Hz时的仿真结果表明,运放在100 Hz处的噪声功率谱密度(Power Spectral Density,PSD)降为23 n V槡Hz,总消耗电流14μA,放大器的增益带宽积(GBW)为16.7 MHz,运放的电流效率(GBW/Itot)达到了1 193,该设计的整体性能与以往的设计相比具有一定优势。

    提示:百度云已更名为百度网盘(百度盘),天翼云盘、微盘下载地址……暂未提供。