作者:陈彦,张宏伟,林宏宇 单位:航天科技集团公司第五研究院第五零八所 出版:《航天返回与遥感》2012年第05期 页数:6页  (PDF与DOC格式可能不同) PDF编号:PDFHFYG2012050090 DOC编号:DOCHFYG2012050099 下载格式:PDF + Word/doc 文字可复制、可编辑
《CMOS图像传感器LUPA-4000具有开窗读出功能成像系统的实现》PDF+DOC2010年第05期 赵志刚,郭金川,杜杨,黄建衡,牛憨笨,王健 《可消除时间延时积分型CMOS图像传感器中3管像素复位噪声的读出方法(英文)》PDF+DOC2015年第01期 徐超,高静,高志远,韩立镪,姚素英 《基于FPGA的高帧速CMOS成像系统设计》PDF+DOC2012年第05期 陈必威,梁志毅,王延新,裴改霞 《基于FPGA的MT9P401图像传感器驱动设计》PDF+DOC 张帆,冯桂兰,田维坚 《以CMOS图像传感器为核心的焦面电路设计》PDF+DOC2010年第25期 孟晗,刘学斌,胡炳樑,王爽 《基于积分时间和增益可调的CMOS驱动设计》PDF+DOC2010年第14期 胡晓东,杨东来,肖茂森,张晓东 《基于DDR2 SDRAM缓存的CMOS图像数据采集与传输系统》PDF+DOC2010年第06期 赵志刚,郭金川,杜杨,黄建衡,牛憨笨,王健,曾清清 《近红外光谱仪CMOS图像传感器驱动电路设计》PDF+DOC 黄玉斌,温志渝 《高帧频DVI接口彩色CMOS数字相机系统设计》PDF+DOC2008年第04期 孙宏海,王大伟,纪华,王延杰 《基于CPLD、VHDL的CCD图像传感器的通用驱动时序设计》PDF+DOC2014年第02期 陈正华,薛卢伟,姚列键
  • 文章在分析CYPRESS公司CMOS图像传感器LUPA-4000驱动时序的基础上,采用现场可编程逻辑阵列(FPGA)作为其硬件实现平台,使用Verilog作为该时序设计的编程语言,设计了在其极限频率66MHz下,包含系统校时功能、积分时间可调功能、并行操作功能、多斜率积分功能和NDR(Non-destructive readout)功能的驱动时序。该设计不仅能产生正确的时序以驱动芯片正常工作,而且充分开发了该器件的辅助扩展功能,大大增加了器件使用的灵活性,有效提高了该传感器的成像品质。经软件仿真和结合硬件平台的测试证明:该设计的正确性和稳定性均满足要求。此时序设计驱动下的探测器芯片动态范围更大、工作更灵活,适合于空间探测,尤其适用于空间暗目标的动态跟踪。

    提示:百度云已更名为百度网盘(百度盘),天翼云盘、微盘下载地址……暂未提供。