作者:赵保军,史彩成,韩月秋,毛二可 单位:中国电子学会 出版:《电子学报》2001年第08期 页数:3页  (PDF与DOC格式可能不同) PDF编号:PDFDZXU2001080400 DOC编号:DOCDZXU2001080409 下载格式:PDF + Word/doc 文字可复制、可编辑
  • 在高速并行流水信号处理中 ,ASIC(FPGA) +DSP +RAM是目前国际流行的一种方式 ,尤其是FPGA +DSP +RAM更适合中国的国情 .本文利用FPGA的算术逻辑单元与外部存储器相结合 ,解决了线路板面积有限与雷达数据处理需要大量存储空间的矛盾 ;利用FPGA的并行流水特点解决了雷达数据的实时处理与有限的DSP处理速度之间的矛盾 ;而FPGA处理结果的航迹相关、FPGA运行模式的控制和与上位机之间的通信与数据交换等工作利用DSP完成 ,从而达到系统的最佳配置 .目前系统已通过验收 ,各项指标达到了设计的要求

    提示:百度云已更名为百度网盘(百度盘),天翼云盘、微盘下载地址……暂未提供。